Результаты поиска по запросу "cpu-cache"

0 ответов

Приблизительная стоимость доступа к различным кэшам и основной памяти?

Кто-нибудь может дать мне приблизительное время (в наносекундах) для доступа к кэшам L1, L2 и L3, а также к основной памяти на процессорах Intel i7?Хотя это ...

1 ответ

Скорость пропуска кэша массива

Я пытаюсь выяснить, как рассчитать коэффициент пропуска массива. У меня есть ответ, но яЯ не понимаю, как был получен ответ. У меня есть следующий код:

1 ответ

Соединение между ядрами L2 и L3 в Core i7

Intel Core i7 имеет кэш-память L1 и L2 для каждого ядра, а также большой общий кэш-память L3. Мне нужно знать, какой тип соединения соединяет несколько L2 с ...

ТОП публикаций

1 ответ

Включено или эксклюзивно? Кэш L1, L2 в процессоре Intel Core IvyBridge

У меня процессор Intel Core IvyBridge, процессор Intel® Core i7-3770 с тактовой частотой 3,40 ГГц (L1–32 КБ, L2–256 КБ, L3–8 МБ). Я знаю, что L3 является инк...

1 ответ

Путаница в методах адресации кеша

1 ответ

увеличить блокировку доступа к кэш-памяти spsc_queue

1 ответ

Использует ли процессор x86_64 одни и те же строки кэша для связи между двумя процессами через общую память?

Как известно все уровни кеша L1 / L2 / L3 на современном x86_64практически индексируется, физически помечен, И все ядра обмениваются данными через кэш послед...

1 ответ

, Я вижу, смогу ли я превратить его в модуль отключения кэша, если вы не против компилировать.

й современный высокопроизводительный ЦП архитектуры x86 / x86_64 имеет некоторую иерархию кэшей данных: L1, L2, а иногда и L3 (и L4 в очень редких случаях), и данные, загруженные из / в основную RAM, кэшируются в некоторых из них. Иногда ...

1 ответ

 Это простой кэш с прямым отображением и более сложный кэш с ассоциативным отображением. Вы хотите избежать случая, когда некоторому коду требуется две части информации, но эти два адреса отображаются на одну и ту же строку кэша.

аюсь понять, как работает кэш процессора. Допустим, у нас есть эта конфигурация (в качестве примера). Размер кэша 1024 байтаСтрока кэша 32 байта1024/32 = 32 строки кэша все вместе.Строка кэша Singel может хранить 32/4 = 8 дюймов.1) В ...

1 ответ

Доступ к данным о производительности для L2 зависит от L2-контроллера. Я не знаю, сколько их существует, но для современных платформ A9 PL310 довольно распространен и имеет счетчики событий, которые могут захватывать запросы и попадания (http://infocenter.arm.com/help/index.jsp?topic = / com.arm.doc.ddi0246a / index.html). Хотя доступ к этим счетчикам может быть затруднен. Если вам повезет, ядро ​​может предложить интерфейс для этих регистров, но, скорее всего, нет, и что они недоступны из пользовательского пространства. В этом случае вам придется найти карту памяти для вашей платформы и написать модуль ядра или что-то в этом роде.

ел способ прочитать кэш L1 (данные и инструкции), используя http://infocenter.arm.com/help/index.jsp?topic=/com.arm.doc.faqs/ka4237.html [http://infocenter.arm.com/help/index.jsp?topic=/com.arm.doc.faqs/ka4237.html], Я тоже хочу прочитать ...