Resultados da pesquisa a pedido "pci-e"

1 a resposta

Ponto 2 do GPUDirect usando o barramento PCIe: se eu precisar acessar muitos dados em outra GPU, isso não resultará em conflitos?

Eu tenho um programa de simulação que requer muitos dados. Carrego os dados nas GPUs para cálculo e há muita dependência nos dados. Como 1 GPU não era suficiente para os dados, atualizei-o para 2 GPUs. mas a limitação era que, se eu exigisse ...

2 a resposta

Se eu tiver apenas o endereço físico do buffer de dispositivo (PCIe), como posso mapear esse buffer para o espaço do usuário?

Se eutem apenas o endereço físico do buffer de memória para o qual é mapeado o buffer do dispositivo através da PCI-Express BAR (Registro de Endereço Base), ...

2 a resposta

O que é o mapeamento DMA e o mecanismo DMA no contexto do kernel Linux?

O que é o mapeamento DMA e o mecanismo DMA no contexto do kernel Linux? Quando a API de mapeamento DMA e a API do mecanismo DMA podem ser usadas no Linux Device Driver? Qualquer exemplo real de driver de dispositivo Linux como referência seria ótimo.

2 a resposta

Preciso "ativar" uma região de memória PCIe em um driver Linux 3.12?

Eu tenho código, chamado a partir da função probe () do meu driver PCIe (vagamente baseado nestepostar [https://stackoverflow.com/a/5195061/32836]): EDITAR: Baseado emAndreas Bombe's [https://stackoverflow.com/a/23418449/32836] resposta, mudei o ...

1 a resposta

Habilitando o acesso de E / S de combinação de gravação no espaço do usuário

Eu tenho um dispositivo PCIe com um driver de espaço de usuário. Estou escrevendo comandos para o dispositivo através de uma BAR, os comandos são sensíveis à latência e a quantidade de dados é pequena (~ 64 bytes), portanto, não quero usar o ...

3 a resposta

Como o kernel Linux pode ser forçado a enumerar o barramento PCI-e?

1 a resposta

CUDA - quanto mais lento está transferindo sobre o PCI-E?

1 a resposta

Como explico a variabilidade de desempenho no barramento PCIe?

No meu programa CUDA, vejo grande variabilidade entre diferentes execuções (até 50%) no tempo de comunicação, que incluem tempos de transferência de dados de host para dispositivo e dispositivo para host através do PCI Express para memória ...