Результаты поиска по запросу "tlb"

0 ответов

промах кэша, промах TLB и ошибка страницы

Может кто-нибудь ясно объяснить мне разницу между пропуском кеша, пропуском tlb и ошибкой страницы, и как они влияют на эффективное время доступа к памяти?

1 ответ

Физическая или виртуальная адресация используется в процессорах x86 / x86_64 для кэширования в L1, L2 и L3?

Какая адресация используется в процессорах x86 / x86_64 для кэширования в L1, L2 и L3 (LLC) - физическая или виртуальная (с использованием PT / PTE иTLB) и к...

1 ответ

Когда делать или не делать INVLPG, MOV to CR3, чтобы минимизировать сброс TLB

прологЯ - любитель операционной системы, и мое ядро ​​работает на 80486+ и уже поддерживает виртуальную память.Начиная с 80386, семейство процессоров x86 от ...

ТОП публикаций

1 ответ

Что происходит после пропуска L2 TLB?

Я изо всех сил пытаюсь понять, что происходит, когда первые два уровня трансляционного Lookaside Buffer приводят к промахам?Я не уверен, происходит ли «обход...

1 ответ

Разделяется ли TLB между несколькими ядрами?

Я слышал, что TLB поддерживается MMU, а не кешем процессора.Тогда существует ли один TLB на процессоре и используется всеми процессорами, или каждый процессо...

1 ответ

ARM11 Перевод Lookaside Buffer (TLB) используется?

Есть ли приличное руководство, объясняющее, как использовать TLB (Перевод Lookaside Buffers) таблицы наARM1176JZF-Sядро? Посмотрев техническую документацию по этой платформе ARM, я все еще не понимаю, что такое TLB или как он выглядит. Насколько ...

1 ответ

Измерение стоимости обработки пропусков TLB в x86-64

Я хочу оценить потери производительности из-за пропусков TLB на компьютере x86-64 (Intel Nehalem) под управлением Linux. Я хочу получить эту оценку с помощью некоторых счетчиков производительности. У кого-нибудь есть указания на то, как лучше ...

1 ответ

Физическая или виртуальная адресация используется в процессорах x86 / x86_64 для кэширования в L1, L2 и L3?

Какая адресация используется в процессорах x86 / x86_64 для кэширования в L1, L2 и L3 (LLC) - физическая или виртуальная (с использованием PT / PTE иTLB [http://en.wikipedia.org/wiki/Translation_Lookaside_Buffer]) и как-то делаетPAT (таблица ...

2 ответа

Как процессор делает запрос данных через TLB и кэши?

Я наблюдаю последние несколько микроархитектур Intel (Nehalem / SB / IB и Haswell). Я пытаюсь понять, что происходит (на довольно упрощенном уровне), когда д...

2 ответа

Qemu выполняет спекулятивные загрузки TLB, как настоящие x86-процессоры?

ли получить список переводов (с виртуальных страниц на физические страницы) из TLB (буфер просмотра переводов, это специальный кеш в ЦП). Я имею в виду современный x86 или x86_64; и я хочу сделать это программным способом, не используя JTAG и не ...