Resultados de la búsqueda a petición "cpu-architecture"

2 la respuesta

¿Qué marca específicamente una línea de caché x86 como sucia: cualquier escritura o se requiere un cambio explícito?

Esta pregunta esespecíficamentedirigido a arquitecturas coherentes de caché x86-64 modernas: agradezco que la respuesta pueda ser diferente en otras CPU. Si escribo en la memoria, el protocolo MESI requiere que la línea de caché se lea primero ...

2 la respuesta

Diferencia entre "hardware de máquina" y "plataforma de hardware"

Mi máquina Linux informa salidas "uname -a" como se muestra a continuación: [root@tom i386]# uname -a Linux tom 2.6.9-89.ELsmp #1 SMP Mon Apr 20 10:34:33 EDT 2009 i686 i686 i386 GNU/Linux [root@tom i386]#Según la página de manual de uname, las ...

3 la respuesta

¿Cómo direcciona 32 bits a 4 GB si 2 ^ 32 bits = 4 mil millones de bits no bytes?

Básicamente, ¿cómo se convierten 4 Gb en 4 GB? Si la memoria se dirige a Bytes, ¿no deberían ser las posibilidades 2(32/8)?

3 la respuesta

¿Qué es un retpoline y cómo funciona?

Con el fin de mitigar la divulgación de memoria entre núcleos o procesos cruzados (elEspectro [https://spectreattack.com/spectre.pdf]ataque),$3Espectro4$ [https://lkml.org/lkml/2018/1/3/780], -mindirect-branch=thunk-extern introducido agcc para ...

1 la respuesta

impulsar el acceso a la memoria caché spsc_queue sin bloqueo

Necesito estar extremadamente preocupado con la velocidad / latencia en mi proyecto actual de subprocesos múltiples. El acceso a la caché es algo que estoy tratando de entender mejor. Y no tengo claro cómo las colas sin bloqueo (como el boost :: ...

5 la respuesta

Pequeño emulador RISC

Estoy buscando construir una VM en un juego y me preguntaba si alguien sabía de alguna VM realmente simple (estaba pensando que RISC / PIC estaba cerca de lo que quería) que generalmente se utilizan para proyectos integrados como el control de ...

6 la respuesta

Determine las extensiones ISA de destino del archivo binario en Linux (biblioteca o ejecutable)

Tenemos un problema relacionado con una aplicación Java que se ejecuta en un FC3 (bastante antiguo) en una placa Advantech POS con un procesador Via C3. La aplicación Java tiene varias bibliotecas compartidas compiladas a las que se accede a ...

2 la respuesta

von neumann vs arquitectura harvard

Por qué la arquitectura de computadora basada en la arquitectura de von Neumann es preferible a la arquitectura de Harvard, cuando se diseñan computadoras personales; mientras que la arquitectura de Harvard se utiliza para diseñar sistemas ...

1 la respuesta

¿Todas las arquitecturas Intel de 64 bits son compatibles con las instrucciones SSSE3 / SSE4.1 / SSE4.2?

Hice búsquedas en la web ymanual de software de Intel [http://www.intel.com/Assets/ja_JP/PDF/manual/253665.pdf]. Pero no puedo confirmar si todas las arquitecturas Intel 64 admiten hasta SSSE3 o hasta SSE4.1 o hasta SSE4.2 o AVX, etc. Para poder ...

1 la respuesta

¿El acceso de la CPU es asimétrico a la tarjeta de red?

Cuando tenemos 2 CPU en una máquina, ¿tienen acceso simétrico a las tarjetas de red (PCI)? Esencialmente, para un código de procesamiento de paquetes, procesando paquetes de 14M por segundo desde una tarjeta de red, ¿eso importa en qué CPU se ...