Resultados de la búsqueda a petición "cortex-a8"

4 la respuesta

ARM Cortex-A8: ¿Cuál es la diferencia entre VFP y NEON?

En el procesador ARM Cortex-A8, entiendo lo que es NEON, es un coprocesador SIMD. Pero, ¿la unidad VFP (Vector Floating Point), que también es un coprocesador, funciona como un procesador SIMD? Si es así, ¿cuál es mejor usar? Leo algunos ...

4 la respuesta

¿Cómo medir el tiempo de ejecución del programa en el procesador ARM Cortex-A8?

Estoy usando un procesador basado en ARM Cortex-A8 llamado i.MX515. Hay distribución Ubuntu Linux 9.10. Estoy ejecutando una aplicación muy grande escrita en C y estoy haciendo uso degettimeofday(); funciones para medir el tiempo que tarda mi ...

1 la respuesta

Implementación del código de suma de comprobación para neón en intrínsecos.

1 la respuesta

¿Es posible ejecutar el código OpenCL en la CPU ARM (Cortex-a7) usando el SDK Mali OpenCL?

Mali OpenCL SDK permite ejecutar código opencl en la GPU Mali. ¿Es posible ejecutar el código OpenCL en la CPU ARM (Cortex-a7) usando el SDK Mali OpenCL?

4 la respuesta

Mida el tiempo de ejecución en ARM Cortex-A8 usando el contador de hardware

Estoy usando un procesador Exynos 3110 (ARM Cortex-A8 de un solo núcleo de 1 GHz, por ejemplo, usado en el Nexus S) e intento medir los tiempos de ejecución de funciones particulares. Tengo un Android 4.0.3 ejecutándose en el Nexus S. Probé el ...

10 la respuesta

¿Cómo se hace una división entera (con o sin signo) en ARM?

Estoy trabajando en Cortex-A8 y Cortex-A9 en particular. Sé que algunas arquitecturas no vienen con la división de enteros, pero ¿cuál es la mejor manera de hacerlo que no sea convertir a flotante, dividir, convertir a entero? ¿O esa es ...

1 la respuesta

¿Es ARM Cortex-A8 tubería 13 etapas o 14 etapas?

Si ve este diagrama de tubería popular de ARM Cortex-A8 dado en uno de ARMpresentaciones. Está claro que la etapa de obtención de instrucciones toma 3 ciclos...

5 la respuesta

¿Por qué ARM NEON no es más rápido que C ++ simple?

Aquí hay un código C ++: #define ARR_SIZE_TEST ( 8 * 1024 * 1024 ) void cpp_tst_add( unsigned* x, unsigned* y ) { for ( register int i = 0; i < ARR_SIZE_TEST; ++i ) { x[ i ] = x[ i ] + y[ i ]; } } Aquí hay una versión de neón: void ...

1 la respuesta

[ARM CortexA] Diferencia entre el ordenamiento fuerte y el tipo de memoria del dispositivo

0 la respuesta

La lectura ARM Cortex A8 PMNC da 0 después de habilitar también ... ¿Alguna idea / sugerencia?