Cómo simular el chip RISCV Rocket
Según el compilador riscv-gcc se genera el archivo binario. Los datos de este archivo binario se alimentan al chip cohete a través de estas señales.io_host_in_valid, entrada [15: 0] io_host_in_bits
Aquí io_host_in_bits es de 16 bits, por lo que estamos manejando los 2 veces para cada dato de instrucción en modo little-Endian. No estamos recibiendo ninguna respuesta de Rocket core (HTIF). Cómo simular el núcleo de Rocket y si es posible simular en Xilinx Vivado 2014, así como depurar el diseño. ¿Alguien puede ayudarme con esto?
Saludos, Santhosh Kumar.