Когда пропуски L1 сильно отличаются от обращений L2… TLB?
Я проводил некоторые тесты по некоторым алгоритмам и определял их использование и эффективность использования памяти (L1 / L2 / TLB-доступы и пропуски), и некоторые из результатов довольно интригующие для меня.
Учитывая инклюзивную иерархию кэша (кэши L1 и L2), числоL1 кеш отсутствует совпадают с количествомДоступ к кэшу второго уровня? Одно из объяснений, которое я нашел, было бы связано с TLB: когда виртуальный адрес не отображается в TLB, система автоматически пропускает поиск на некоторых уровнях кэша. Это кажется законным?